具体来看,Tegra Parker的CPU采用了4核A57+2核丹佛2的六核心的设计,ARM v8指令集,而GPU部分由256个CUDA核心构成,和Tegra X1数量一致,但架构从二代麦克斯韦升级为帕斯卡。
内存方面,Tegra Parker支持LPDDR4内存,带宽为50GB/S,视频支持,丹佛2和A57均匹配2MB二缓,通过HMP互联架构提供总计4MB二级缓存。
具体来看,Tegra Parker的CPU采用了4核A57+2核丹佛2的六核心的设计,ARM v8指令集,而GPU部分由256个CUDA核心构成,和Tegra X1数量一致,但架构从二代麦克斯韦升级为帕斯卡。
内存方面,Tegra Parker支持LPDDR4内存,带宽为50GB/S,视频支持,丹佛2和A57均匹配2MB二缓,通过HMP互联架构提供总计4MB二级缓存。